Les Inscriptions à la Bibliothèque sont ouvertes en
ligne via le site: https://biblio.enp.edu.dz
Les Réinscriptions se font à :
• La Bibliothèque Annexe pour les étudiants en
2ème Année CPST
• La Bibliothèque Centrale pour les étudiants en Spécialités
A partir de cette page vous pouvez :
Retourner au premier écran avec les recherches... |
Détail de l'auteur
Auteur Abid, Faroudja
Documents disponibles écrits par cet auteur
Affiner la recherche
Titre : Contribution à l'implémentation d'un serveur DNS autoritaire en VHDL Type de document : texte imprimé Auteurs : Abid, Faroudja, Auteur ; Sadoun, Rabah, Directeur de thèse Editeur : [S.l.] : [s.n.] Année de publication : 2006 Importance : 120 f. Présentation : ill. Format : 30 cm. Accompagnement : 1 CD-ROM Note générale : Mémoire de Magister : Electronique : Alger, Ecole Nationale Polytechnique : 2006
Bibliogr. [2] f.Langues : Français (fre) Mots-clés : Serveur DNS
Résolveur
Protocole
Implémentation hardware
RFC
VHDLIndex. décimale : M003406 Résumé : Notre travail a consisté en l’implémentation hardware d'un serveur DNS autoritaire, en se basant sur les RFC (Request For Comments) 1034, 1035 ayant défini les spécifications du protocole de résolution de nom.
Nous proposons dans ce travail une solution architecturale permettant l’implémentation matérielle de ce type de protocole.
Une description grâce au langage VHDL nous a permis d'envisager une implémentation hardware dont l’intérêt est de permettre un isolement physique de ce service. L’objectif est sa sécurisation vu qu'il représente une ressource critique pour le fonctionnement de plusieurs applications Internet.Contribution à l'implémentation d'un serveur DNS autoritaire en VHDL [texte imprimé] / Abid, Faroudja, Auteur ; Sadoun, Rabah, Directeur de thèse . - [S.l.] : [s.n.], 2006 . - 120 f. : ill. ; 30 cm. + 1 CD-ROM.
Mémoire de Magister : Electronique : Alger, Ecole Nationale Polytechnique : 2006
Bibliogr. [2] f.
Langues : Français (fre)
Mots-clés : Serveur DNS
Résolveur
Protocole
Implémentation hardware
RFC
VHDLIndex. décimale : M003406 Résumé : Notre travail a consisté en l’implémentation hardware d'un serveur DNS autoritaire, en se basant sur les RFC (Request For Comments) 1034, 1035 ayant défini les spécifications du protocole de résolution de nom.
Nous proposons dans ce travail une solution architecturale permettant l’implémentation matérielle de ce type de protocole.
Une description grâce au langage VHDL nous a permis d'envisager une implémentation hardware dont l’intérêt est de permettre un isolement physique de ce service. L’objectif est sa sécurisation vu qu'il représente une ressource critique pour le fonctionnement de plusieurs applications Internet.Exemplaires
Code-barres Cote Support Localisation Section Disponibilité Spécialité Etat_Exemplaire M003406A M003406 Papier Bibliothèque centrale Mémoire de Magister Disponible M003406B M003406 Papier Bibliothèque centrale Mémoire de Magister Disponible Documents numériques
ABID.Faroudja.pdfURL Implémentation sur FPGA d’un classificateur de chromosomes par utilisation de réseaux de Kohonen / Fayza Badache
Titre : Implémentation sur FPGA d’un classificateur de chromosomes par utilisation de réseaux de Kohonen Type de document : texte imprimé Auteurs : Fayza Badache, Auteur ; Islam Houssam Derdour, Auteur ; Hamami, Latifa, Directeur de thèse ; Abid, Faroudja, Directeur de thèse Editeur : [S.l.] : [s.n.] Année de publication : 2010 Importance : 101 f. Présentation : ill. Format : 30 cm. Accompagnement : 1 CD-ROM. Note générale : Mémoire de Projet de Fin d'Etudes: Electronique: Alger, Ecole Nationale Polytechnique: 2010
Bibliogr. f. 82 - 83 . Annexes f. 85 - 101Langues : Français (fre) Mots-clés : Chromosome -- Classificateur
Aberration
Réseau de Kohonen
FPGA
Système portableIndex. décimale : PN00210 Résumé : Notre travail consiste en la réalisation d’un système portable (sur puce) qui permet
d’établir le caryotype humain et la détection d’éventuelles aberrations chromosomiques numériques.
L’architecture proposée est formé de deux réseaux de Kohonen. Chacun des deux réseaux opère sur une des deux caractéristiques morphologique ou texturale du chromosome.
Ceci permet d’obtenir en sortie une classification pondérée sur l’une des caractéristiques.
L’implémentation hardware de notre système sur circuit FPGA SPARTAN 3E (XC3S500E-4fg320) de XILINX a permis un traiteme en temps réel.
Un certain nombre de simplifications comme l’utilisation de la distance de Manhattan au lieu de la distance Euclidienne ont permis de diminuer la surface de la puce nécessaire. Cette architecture a consommé 86% des ressources internes de la puce FPGA, avec un fonctionnement piloté par une horloge de 50 Mhz.
La performance de notre projet a été testée sur une base de données comprenant des cas normaux et anormaux d’aberration numériques.Implémentation sur FPGA d’un classificateur de chromosomes par utilisation de réseaux de Kohonen [texte imprimé] / Fayza Badache, Auteur ; Islam Houssam Derdour, Auteur ; Hamami, Latifa, Directeur de thèse ; Abid, Faroudja, Directeur de thèse . - [S.l.] : [s.n.], 2010 . - 101 f. : ill. ; 30 cm. + 1 CD-ROM.
Mémoire de Projet de Fin d'Etudes: Electronique: Alger, Ecole Nationale Polytechnique: 2010
Bibliogr. f. 82 - 83 . Annexes f. 85 - 101
Langues : Français (fre)
Mots-clés : Chromosome -- Classificateur
Aberration
Réseau de Kohonen
FPGA
Système portableIndex. décimale : PN00210 Résumé : Notre travail consiste en la réalisation d’un système portable (sur puce) qui permet
d’établir le caryotype humain et la détection d’éventuelles aberrations chromosomiques numériques.
L’architecture proposée est formé de deux réseaux de Kohonen. Chacun des deux réseaux opère sur une des deux caractéristiques morphologique ou texturale du chromosome.
Ceci permet d’obtenir en sortie une classification pondérée sur l’une des caractéristiques.
L’implémentation hardware de notre système sur circuit FPGA SPARTAN 3E (XC3S500E-4fg320) de XILINX a permis un traiteme en temps réel.
Un certain nombre de simplifications comme l’utilisation de la distance de Manhattan au lieu de la distance Euclidienne ont permis de diminuer la surface de la puce nécessaire. Cette architecture a consommé 86% des ressources internes de la puce FPGA, avec un fonctionnement piloté par une horloge de 50 Mhz.
La performance de notre projet a été testée sur une base de données comprenant des cas normaux et anormaux d’aberration numériques.Exemplaires
Code-barres Cote Support Localisation Section Disponibilité Spécialité Etat_Exemplaire PN00210 PN00210 Papier + ressource électronique Bibliothèque centrale Projet Fin d'Etudes Disponible Electronique Consultation sur place/Téléchargeable Documents numériques
BADACHE.Fayza_DERDOUR.Islam-Houssam.pdfURL
Titre : Implémentation sur FPGA d’un système de classification des chromosomes humains Type de document : texte imprimé Auteurs : Abid, Faroudja, Auteur ; Hamami, Latifa, Directeur de thèse Editeur : [S.l.] : [s.n.] Année de publication : 2018 Importance : 115 f. Présentation : ill. Format : 30 cm. Accompagnement : 1 CD-ROM. Note générale : Thèse de Doctorat : Electronique : Alger, Ecole Nationale Polytechnique : 2018
Bibliogr. f. 97 - 103 . Annexe f. 104 - 115Langues : Français (fre) Mots-clés : ANN ; Chromosome humain ; Caryotype ; FPGA ; SoC Index. décimale : D001118 Résumé : Notre travail consiste en l’implémentation hardware d’un système de classification des chromosomes humains basé sur les réseaux de neurones. Le SoC-AKS (System on Chip-Automatic karyotyping System) proposé cible un support hardware de type plateforme FPGA (Field-Programmable Gate Array). L’intérêt de la solution hardware proposée est de garantir, d’une part, la portabilité, la faible consommation de puissance et la miniaturisation d’un tel système ; et d’autre part, obtenir de meilleures performances de fonctionnement en exploitant le parallélisme inhérent aux ANNs, via une implémentation sur une architecture reconfigurable de type FPGA en réduisant le temps de calcul lié à l’exécution software sur PC. Le SoC-AKS proposé vise à réaliser un système portable qui permet l'établissement du caryotype et le diagnostic de syndromes génétiques. Implémentation sur FPGA d’un système de classification des chromosomes humains [texte imprimé] / Abid, Faroudja, Auteur ; Hamami, Latifa, Directeur de thèse . - [S.l.] : [s.n.], 2018 . - 115 f. : ill. ; 30 cm. + 1 CD-ROM.
Thèse de Doctorat : Electronique : Alger, Ecole Nationale Polytechnique : 2018
Bibliogr. f. 97 - 103 . Annexe f. 104 - 115
Langues : Français (fre)
Mots-clés : ANN ; Chromosome humain ; Caryotype ; FPGA ; SoC Index. décimale : D001118 Résumé : Notre travail consiste en l’implémentation hardware d’un système de classification des chromosomes humains basé sur les réseaux de neurones. Le SoC-AKS (System on Chip-Automatic karyotyping System) proposé cible un support hardware de type plateforme FPGA (Field-Programmable Gate Array). L’intérêt de la solution hardware proposée est de garantir, d’une part, la portabilité, la faible consommation de puissance et la miniaturisation d’un tel système ; et d’autre part, obtenir de meilleures performances de fonctionnement en exploitant le parallélisme inhérent aux ANNs, via une implémentation sur une architecture reconfigurable de type FPGA en réduisant le temps de calcul lié à l’exécution software sur PC. Le SoC-AKS proposé vise à réaliser un système portable qui permet l'établissement du caryotype et le diagnostic de syndromes génétiques. Exemplaires
Code-barres Cote Support Localisation Section Disponibilité Spécialité Etat_Exemplaire T000108 D001118 Papier + ressource électronique Bibliothèque Annexe Thèse de Doctorat Disponible Electronique Consultation sur place/Téléchargeable T000107 D001118 Papier + ressource électronique Bibliothèque centrale Thèse de Doctorat Disponible Electronique Consultation sur place/Téléchargeable Documents numériques
ABID.Faroudja.pdfURL