Titre : |
Conception d'architectures digitales unifiées TCD/TCDI 2-D : étude comparative du mode de calcul Half-Line et de l'arithmétique distribuée |
Type de document : |
texte imprimé |
Auteurs : |
Tounsi, Mohamed, Auteur ; Farah, Ahcene, Directeur de thèse |
Editeur : |
[S.l.] : [s.n.] |
Année de publication : |
1999 |
Importance : |
96 f. |
Présentation : |
ill. |
Format : |
30 cm. |
Note générale : |
Mémoire de Magister : Electronique : Alger, Ecole Nationale Polytechnique : 1999
Annexe [12] f . Bibliogr. f. I - IV |
Langues : |
Français (fre) |
Mots-clés : |
Synthèse architecturale
Algorithmique rapide
Circuits intégrés dédiés
Codage d'images
Norme JPEG Standard H.261
Standard MPEG
Arithmétique distribuée Mémoire ROM à double buffer Arbre additionneur multi-niveaux |
Index. décimale : |
M002799 |
Résumé : |
L'utilisation de la transformée cosinus discrète (T.C.D) en codage d'images numériques, est de nos jours adoptée par les diverses normes internationales.
L'objectif d'offrir des applications et des services tels que la visioconférence et la HDTV, reporté sur le codec, ne pourrait être atteint que par l'implantation de la TCD et sa transformée inverse sur des circuits intégrés dédiés (ASICs), vu qu'elles occupent les blocs les plus opérationnels.
Quoique la majorité de leurs algorithmes, sont dédiés à une implémentation software, leur implémentation hardware est devenue l'élément-clé en VLSI pour la compression d'image.
Dans notre travail de thèse, nous montrons avec une étude comparative, qu'une grande souplesse d'adaptation algorithmes-architectures existe avec l'utilisation d'outils arithmétiques efficaces tels l'arithmétique distribuée et le mode de calcul half-line qui permettent de dériver un algorithme hybride TCD/TCDI 2-D pour la conception d'une architecture unifiée. |
Conception d'architectures digitales unifiées TCD/TCDI 2-D : étude comparative du mode de calcul Half-Line et de l'arithmétique distribuée [texte imprimé] / Tounsi, Mohamed, Auteur ; Farah, Ahcene, Directeur de thèse . - [S.l.] : [s.n.], 1999 . - 96 f. : ill. ; 30 cm. Mémoire de Magister : Electronique : Alger, Ecole Nationale Polytechnique : 1999
Annexe [12] f . Bibliogr. f. I - IV Langues : Français ( fre)
Mots-clés : |
Synthèse architecturale
Algorithmique rapide
Circuits intégrés dédiés
Codage d'images
Norme JPEG Standard H.261
Standard MPEG
Arithmétique distribuée Mémoire ROM à double buffer Arbre additionneur multi-niveaux |
Index. décimale : |
M002799 |
Résumé : |
L'utilisation de la transformée cosinus discrète (T.C.D) en codage d'images numériques, est de nos jours adoptée par les diverses normes internationales.
L'objectif d'offrir des applications et des services tels que la visioconférence et la HDTV, reporté sur le codec, ne pourrait être atteint que par l'implantation de la TCD et sa transformée inverse sur des circuits intégrés dédiés (ASICs), vu qu'elles occupent les blocs les plus opérationnels.
Quoique la majorité de leurs algorithmes, sont dédiés à une implémentation software, leur implémentation hardware est devenue l'élément-clé en VLSI pour la compression d'image.
Dans notre travail de thèse, nous montrons avec une étude comparative, qu'une grande souplesse d'adaptation algorithmes-architectures existe avec l'utilisation d'outils arithmétiques efficaces tels l'arithmétique distribuée et le mode de calcul half-line qui permettent de dériver un algorithme hybride TCD/TCDI 2-D pour la conception d'une architecture unifiée. |
|