Titre : |
Etude et implémentation sur FPGA d'un système de communication à spectre étalé basé sur une modulation CHIRP |
Type de document : |
texte imprimé |
Auteurs : |
Sarni, Yacine, Auteur ; Mohamed Arezki Adel Belouchrani, Directeur de thèse |
Editeur : |
[S.l.] : [s.n.] |
Année de publication : |
2002 |
Importance : |
75 f. |
Présentation : |
ill. |
Format : |
30 cm. |
Note générale : |
Mémoire de Magister : Électronique : Alger, École Nationale Polytechnique : 2002
Bibliogr.f. 76 - 77 . Annexe f. 78 - 89 |
Langues : |
Français (fre) |
Mots-clés : |
Modulation chirp Spectre étalé SNR FPGA |
Index. décimale : |
M000802 |
Résumé : |
Dans ce travail, on présente une nouvelle méthode pour améliorer les performances d'un système de communication à spectre étalé en terme d'immunité aux interférences en lui appliquant une modulation avec un signal chirp.
A la réception, un filtre à réponse impulsionnelle variable dans le temps est utilisé pour la récupération du signal d'information, une expression analytique du SNR à la réception a été calculée, et comparée avec les résultats de simulation.
Aussi, une implémentation sur FPGA du système proposé a été effectuée en utilisant le langage de programmation VHDL, suivit des simulations pour valider le fonctionnement du circuit implémenté. |
Etude et implémentation sur FPGA d'un système de communication à spectre étalé basé sur une modulation CHIRP [texte imprimé] / Sarni, Yacine, Auteur ; Mohamed Arezki Adel Belouchrani, Directeur de thèse . - [S.l.] : [s.n.], 2002 . - 75 f. : ill. ; 30 cm. Mémoire de Magister : Électronique : Alger, École Nationale Polytechnique : 2002
Bibliogr.f. 76 - 77 . Annexe f. 78 - 89 Langues : Français ( fre)
Mots-clés : |
Modulation chirp Spectre étalé SNR FPGA |
Index. décimale : |
M000802 |
Résumé : |
Dans ce travail, on présente une nouvelle méthode pour améliorer les performances d'un système de communication à spectre étalé en terme d'immunité aux interférences en lui appliquant une modulation avec un signal chirp.
A la réception, un filtre à réponse impulsionnelle variable dans le temps est utilisé pour la récupération du signal d'information, une expression analytique du SNR à la réception a été calculée, et comparée avec les résultats de simulation.
Aussi, une implémentation sur FPGA du système proposé a été effectuée en utilisant le langage de programmation VHDL, suivit des simulations pour valider le fonctionnement du circuit implémenté. |
|