Les Inscriptions à la Bibliothèque sont ouvertes en
ligne via le site: https://biblio.enp.edu.dz
Les Réinscriptions se font à :
• La Bibliothèque Annexe pour les étudiants en
2ème Année CPST
• La Bibliothèque Centrale pour les étudiants en Spécialités
A partir de cette page vous pouvez :
Retourner au premier écran avec les recherches... |
Détail de l'auteur
Auteur Oussama Haddad
Documents disponibles écrits par cet auteur
Affiner la recherche
Titre : Conception des filtres UWB Intégrés pour les Applications WPAN Type de document : texte imprimé Auteurs : Oussama Haddad, Auteur ; Trabelsi, Mohamed, Directeur de thèse Editeur : [S.l.] : [s.n.] Année de publication : 2017 Importance : 32 f. Présentation : ill. Format : 30 cm. Accompagnement : 1 CD-ROM. Note générale : Mémoire de Master : Electronique : Alger, Ecole Nationale Polytechnique : 2017
Bibliogr. f. 32Langues : Français (fre) Mots-clés : UWB WPAN
Filtre passe-bande Elliptique Chebyshev inverse Méthode des Pertes d’insertion
Micro-ondesIndex. décimale : Ms14317 Résumé : Le travail présenté dans ce mémoire porte sur la conception des filtres micro-ondes destinés aux systèmes ultra large bande (UWB : UltraWide Band).
La technologie UWB promet d’être un bon candidat pour un déploiement des réseaux WPAN (Wireless Personal Area Network), cela grâce aux caractéristiques très attrayantes qu’elle offre, notamment sa très large bande passante qui s’étale de 3.1GHz à 10.6 GHz.
Néanmoins cette dernière augmente les contraintes liées aux interférences avec les systèmes radio opérant soit à l’intérieur soit au voisinage de la dite bande.
A cette fin, l’utilisation des filtres devient une nécessité pour réduire l’effet à ces interférences.
Le travail que nous avons réalisé s’articule sur la conception de deux filtres UWB, les filtres conçus présentent de bonnes performances .Conception des filtres UWB Intégrés pour les Applications WPAN [texte imprimé] / Oussama Haddad, Auteur ; Trabelsi, Mohamed, Directeur de thèse . - [S.l.] : [s.n.], 2017 . - 32 f. : ill. ; 30 cm. + 1 CD-ROM.
Mémoire de Master : Electronique : Alger, Ecole Nationale Polytechnique : 2017
Bibliogr. f. 32
Langues : Français (fre)
Mots-clés : UWB WPAN
Filtre passe-bande Elliptique Chebyshev inverse Méthode des Pertes d’insertion
Micro-ondesIndex. décimale : Ms14317 Résumé : Le travail présenté dans ce mémoire porte sur la conception des filtres micro-ondes destinés aux systèmes ultra large bande (UWB : UltraWide Band).
La technologie UWB promet d’être un bon candidat pour un déploiement des réseaux WPAN (Wireless Personal Area Network), cela grâce aux caractéristiques très attrayantes qu’elle offre, notamment sa très large bande passante qui s’étale de 3.1GHz à 10.6 GHz.
Néanmoins cette dernière augmente les contraintes liées aux interférences avec les systèmes radio opérant soit à l’intérieur soit au voisinage de la dite bande.
A cette fin, l’utilisation des filtres devient une nécessité pour réduire l’effet à ces interférences.
Le travail que nous avons réalisé s’articule sur la conception de deux filtres UWB, les filtres conçus présentent de bonnes performances .Exemplaires
Code-barres Cote Support Localisation Section Disponibilité Spécialité Etat_Exemplaire S000158 Ms14317 Papier Bibliothèque centrale Mémoire de Master Disponible Electronique En bon état Documents numériques
HADDAD.Oussama.pdfURL
Titre : Contribution à la conception des PLL dédiées aux applications RF Type de document : texte imprimé Auteurs : Oussama Haddad, Auteur ; Trabelsi, Mohamed, Directeur de thèse Editeur : [S.l.] : [s.n.] Année de publication : 2017 Importance : 120 f. Présentation : ill. Format : 30 cm. Accompagnement : 1 CD-ROM Note générale : Mémoire de Projet de Fin d'Etudes : Electronique : Alger, Ecole Nationale Polytechnique : 2017
Bibliogr.: f. 111 - 113 . Annexes: f. 114 - 120Langues : Français (fre) Mots-clés : PLL
Synthétiseurs de Fréquence
Oscillateur Local
VCO
0.18-μm CMOS
Etude comportementale
Prédiviseur
Verilog-AMSIndex. décimale : PN01117 Résumé : Le travail présenté dans ce mémoire porte sur la conception des boucles à verrouillage de phase (PLL) destinés aux applications RF. L’oscillateur local est l’un des éléments indispensables d’un module RF car il permet la génération des fréquences porteuses, la PLL à pompe de charge, peut être implémentée pour jouer ce rôle compte tenu la stabilité des fréquences qu’elle génère, cette architecture présente une
certaine complexité lors de la conception vu qu’elle se compose de circuits analogiques et numériques.
Dans une approche de conception descendante, le travail que nous avons réalisé s’articule sur trois volets : une conception niveau système de la PLL à pompe de charge de 3e ordre, en optimisant la stabilité et le temps d’acquisition du système, et en validant la conception par une simulation comportementale de l’architecture proposée en Verilog-AMS.
Une conception d’un VCO LC en technologie CMOS 0.18-μm.
Et finalement une conception du diviseur de fréquence programmable.Contribution à la conception des PLL dédiées aux applications RF [texte imprimé] / Oussama Haddad, Auteur ; Trabelsi, Mohamed, Directeur de thèse . - [S.l.] : [s.n.], 2017 . - 120 f. : ill. ; 30 cm. + 1 CD-ROM.
Mémoire de Projet de Fin d'Etudes : Electronique : Alger, Ecole Nationale Polytechnique : 2017
Bibliogr.: f. 111 - 113 . Annexes: f. 114 - 120
Langues : Français (fre)
Mots-clés : PLL
Synthétiseurs de Fréquence
Oscillateur Local
VCO
0.18-μm CMOS
Etude comportementale
Prédiviseur
Verilog-AMSIndex. décimale : PN01117 Résumé : Le travail présenté dans ce mémoire porte sur la conception des boucles à verrouillage de phase (PLL) destinés aux applications RF. L’oscillateur local est l’un des éléments indispensables d’un module RF car il permet la génération des fréquences porteuses, la PLL à pompe de charge, peut être implémentée pour jouer ce rôle compte tenu la stabilité des fréquences qu’elle génère, cette architecture présente une
certaine complexité lors de la conception vu qu’elle se compose de circuits analogiques et numériques.
Dans une approche de conception descendante, le travail que nous avons réalisé s’articule sur trois volets : une conception niveau système de la PLL à pompe de charge de 3e ordre, en optimisant la stabilité et le temps d’acquisition du système, et en validant la conception par une simulation comportementale de l’architecture proposée en Verilog-AMS.
Une conception d’un VCO LC en technologie CMOS 0.18-μm.
Et finalement une conception du diviseur de fréquence programmable.Exemplaires
Code-barres Cote Support Localisation Section Disponibilité Spécialité Etat_Exemplaire P000134 PN01117 Papier + ressource électronique Bibliothèque centrale Projet Fin d'Etudes Disponible Electronique Consultation sur place/Téléchargeable Documents numériques
HADDAD.Oussama.pdfURL