| Titre : |
Étude et implémentation de la MLI vectorielle d’un onduleur triphasé en utilisant les circuits FPGA |
| Type de document : |
document électronique |
| Auteurs : |
Ali Haidra, Auteur ; Mohamed Siad, Auteur ; El Madjid Berkouk, Directeur de thèse ; Imarazene, Khoukha, Directeur de thèse |
| Editeur : |
[S.l.] : [s.n.] |
| Année de publication : |
2025 |
| Importance : |
1 fichier PDF (11.6 Mo) |
| Présentation : |
ill. |
| Note générale : |
Mode d'accès : accès au texte intégral par intranet.
Mémoire de Projet de Fin d’Études : Électrotechnique : Alger, École Nationale Polytechnique : 2025
Bibliogr. p. 90 . - Annexes |
| Langues : |
Français (fre) |
| Mots-clés : |
Modulation vectorielle
Onduleur à trois niveaux
FPGA
VHDL
Temps réel
Taux de distorsion Harmonique |
| Résumé : |
Ce travail présente la mise en œuvre d’un algorithme de modulation vectorielle pour contrôler un onduleur triphasé à trois niveaux, en utilisant une carte FPGA et le langage VHDL. L’objectif est de générer une tension de sortie de haute qualité en temps réel. Les résultats de simulation montrent que cette méthode permet un contrôle précis, une réduction significative du THD et une meilleure forme d’onde, grâce à la génération de 27 vecteurs de tension. |
Étude et implémentation de la MLI vectorielle d’un onduleur triphasé en utilisant les circuits FPGA [document électronique] / Ali Haidra, Auteur ; Mohamed Siad, Auteur ; El Madjid Berkouk, Directeur de thèse ; Imarazene, Khoukha, Directeur de thèse . - [S.l.] : [s.n.], 2025 . - 1 fichier PDF (11.6 Mo) : ill. Mode d'accès : accès au texte intégral par intranet.
Mémoire de Projet de Fin d’Études : Électrotechnique : Alger, École Nationale Polytechnique : 2025
Bibliogr. p. 90 . - Annexes Langues : Français ( fre)
| Mots-clés : |
Modulation vectorielle
Onduleur à trois niveaux
FPGA
VHDL
Temps réel
Taux de distorsion Harmonique |
| Résumé : |
Ce travail présente la mise en œuvre d’un algorithme de modulation vectorielle pour contrôler un onduleur triphasé à trois niveaux, en utilisant une carte FPGA et le langage VHDL. L’objectif est de générer une tension de sortie de haute qualité en temps réel. Les résultats de simulation montrent que cette méthode permet un contrôle précis, une réduction significative du THD et une meilleure forme d’onde, grâce à la génération de 27 vecteurs de tension. |
|